逻辑面包板模拟器是一个逻辑电路模拟器与面包板和原理图编辑器,HDL输入,虚拟数字示波器。 面包板具有以下功能。 电源连接器,两个独立的时钟发生器,范围有32个通道。 单点触孔和设备选择。电线到电阻器,LED,LED+电阻转换。设备库。7 步撤消/重做。自定义电路。 7 段显示。 集成电路: 7400, 7401, 7402, 7403, 7404, 7405, 7406, 7407,7408, 7409, 7410, 7411, 7412, 7413, 7414, 7415, 7416, 7417, 7419, 7420, 7421, 7422, 7427, 7428, 7430, 7440, 7449 当前可用的原理图组件: 晶体管:NMOS,PMOS 逻辑门:缓冲器、逆变器、nand 或 exor、exnor、exnor、三状态缓冲器和逆变器 触发器: D 闩锁, 边缘触发 D, Jk 拖鞋, 单稳定 多路复用器:2 到 1,4 到 1,8 到 1。 脱百器:1 到 2,1 到 4,1 到 8 指示灯:LED、示波器探头 显示:十进制,十六进制 开关:切换按钮,按钮 常数:高和低。 方案编辑器来自 & 逻辑应用程序与一些改进. 四倍大的画布,更快的路由器。面包板上的子电路可能有端口标签。 只需对电路进行注释。语法很简单。以 开始。以及用点分隔标签。如果端口被否定,而不是使用 + 开始标签。端口标签的数量必须等于端口数。 例如 .B.C.=LT.=BI/RBO.=RBI。D.A.GND.e.d.c.b.a.g.f.Vcc 自定义电路的位置是"ics"目录。 方案编辑器功能:自定义子电路(黑盒),上下文敏感菜单,自动路由,7步撤消/重做,远连接的标签,自动放大选择,克隆,旋转,锁定和解锁移动,垂直和水平对齐,移动到中心。 数字电路模拟器可使用三个逻辑电平和三个阻抗值。它们是低的、未定义的和高。 电线可以选择显示逻辑级别。 开关电平建模、栅极电平建模和复杂器件电平建模可以在电路中混合使用。 模拟器检测运行时错误,并在原理图上显示错误消息。 检测到的错误包括: 暂时短路情况。当连接的输出具有不同或未定义的电平且具有低或未定义的阻抗时。 尖峰检测。当输入接收的脉冲小于配置值时。 触发器设置、保持、恢复、恢复时间冲突。在这些情况下,触发器可能会进入元稳定状态。 虚拟数字示波器具有以下当前功能:启动、停止时间、缓冲区长度设置、时间移位和缩放、向上/向下滚动、逻辑低、高和未定义状态的显示。 该应用程序包含 HDL 扩展。使用 Verilog 的很小的子集来描述框中的电路是可能的。Gates.s 演示从简单.v 文件加载以下模块: 模块smpl_circuit(A,B,和,NAND,OR,NOR,XOR,XNOR,BUF,不是); 输入 A、B; 输出和, NAND, 或, Nor, Xor, XNOR, BUF, 不是; 和#10 g0(AND,A,B); nand #10 g1(NAND,A,B); 或#10 g2(或,A,B); 也不是#10 g3(NOR,A,B); xor #10 g4(XOR,A,B); xnor #10 g5(XNOR,A,B); buf #10 g6(BUF,A); 不是#10 (不是, A); 端模块
和 test1.v 文件: 模块电路(A、B、C、y); 输入 A、B; 输出 y; 电线 e; 和#30 g1(e,A,B); 或#30 g2(y,e,C); 端模块 框中没有运行时错误检测。 仅显示第一个编译时间错误。 该程序附带内置演示电路。它们可帮助您快速入门。 有关详细信息http://www.hexastyle.com/home/andlogics/first-3-steps请参阅此详细信息。 您可以轻松地模拟、分析和修改示例的操作和计时。 内置示例: 74160,74163 同步计数器 74180 奇偶校验器 74181 4 位 ALU 74147、74148 优先级编码器 CMOS 门的晶体管电平建模 更多示例可在此处下载: http://www.hexastyle.com/home/andlogics/download-examples
版本历史记录
- 版本 1.37 发布于 2016-11-24
将 7 段显示添加到示意图中。 - 版本 1.34 发布于 2016-10-25
在 Android 7.0 牛轧糖上添加了权限处理。